J-BERT N4903B 高性能串行 BERT 為嵌入式時鐘設備和正向時鐘設備提供最完整的抖動容限測試。
當研發和驗證團隊需要對包含 7 Gb/s 或 12.5 Gb/s 串行 I/O 端口的芯片和收發信機模塊進行表征和強化測試時,它是z理想的選擇。它可以表征接收機的抖動容限,并可檢查與當前z流行
的串行總線標準的一致性,例如:
PCI Express® 查看測量解決方案實例:PCIe 3.0 接收機測試
SATA/SAS
DisplayPort
超高速 USB
光纖通道
QPI
存儲器總線,例如全緩沖 DIMM2
背板,例如 CEI
10 GbE/ XAUI
XFP/XFI、SFP+
技術指標
碼型發生器和誤碼檢測器的數據速率為150 Mb/s 至 7 Gb/s 或 150 Mb/s 至 12.5 Gb/s
>0.5 UI 經校準、綜合一致的抖動注入:RJ、RJ-LF、RJ-HF、PJ1、PJ2、SJ、BUJ、ISI、正弦干擾、SSC 和剩余 SSC
出色的信號性能和靈敏度
內置時鐘數據恢復功能和可調節、一致的環路帶寬
用于正向時鐘設備的半速率時鐘和可變占空比
可測量 BER、BERT 掃描、RJ/DJ 分離的 TJ、眼圖、眼圖模板、BER 輪廓、自動抖動容限,并可捕獲碼型
使用 60 種模塊碼型序列發生器產生 PRBS 和碼型
所有選件都可以從 N4903A 進行改型和升級